ASIC'ler ve FPGA'lar, uygulama araçlarının zamanlama hedefleri oluşturmak için optimize etmeye çalıştığı birçok yanlış yola ve çok döngülü yola sahiptir. Bu yollar, kritik yolların zamanlamayı kaçırmasına ve çalışma süresi ile sistem belleğinin boşa harcanmasına neden olabilir. Yanlış yol kısıtlamaları eklemek, sentez aracının yalnızca bir tasarım için daha iyi sonuçlar verecek gerekli yollar üzerinde çalışmasını sağlar. Blue Pearl, tasarım değişikliklerinden sonra çalıştırılabilen yanlış yol üretimini otomatikleştirmek için bir yol sunar. Tipik bir tasarımda, önemli sayıda yanlış yol veya çok döngülü yol olabilir. Hepsini senteze veya yere & rotaya aktarmak çok pahalı olabilir ve bu araçlar için yorucu olabilir. Blue Pearl’ün akıllı SDC üretimi, oluşturulan istisnaların sayısını sınırlar, kritik yol bilgilerini okur ve birden çok formatı kabul eder.
Detaylı bilgi için tıklayınız: SDC Generation
Daha detaylı bilgi için sales@electraic.com adresine yazabilirsiniz.